# Современные 32-разрядные ARM-микроконтроллеры серии STM32: блок резервных данных ВКР

### Олег Вальпа

Приведено описание блока резервных данных ВКР 32-разрядных ARM-микроконтроллеров серии STM32 от компании STMicroelectronics. Рассмотрены архитектура, состав и назначение регистров конфигурирования ВКР, а также примеры программ для работы с этим блоком.

### **ВВЕДЕНИЕ**

рядных ARM-микроконтроллеров се- пропадании основного питания микро-

рии STM32 [1] представляет собой облок резервных данных ВКР 32-раз- ласть данных, сохранение которых при

контроллера обеспечивается за счет энергии резервной батареи.

Аббревиатура ВКР является сокращением слова Васкир, которое в переводе с английского означает «резервный». В англоязычных источниках аббревиатура ВКР применяется для обозначения слов Backup registers (резервные регистры), однако в отечественной технической литературе обычно используется перевод - резервные данные. Поэтому данный блок

| Таблицо | 1. Формат рег | ист | ров    | BKF    | ) |     |   |    |          |      |       |        |    |     |      |    |    |    |   |     |      |     |        |              |      |     |     |    |      |     |        |    |     |      |    |     |      |      |     |
|---------|---------------|-----|--------|--------|---|-----|---|----|----------|------|-------|--------|----|-----|------|----|----|----|---|-----|------|-----|--------|--------------|------|-----|-----|----|------|-----|--------|----|-----|------|----|-----|------|------|-----|
| Сдвиг   | Регистр       | 31  | 30     | 29     | 2 | 8 2 | 7 | 26 | 25       | 5 2  | 24    | 23     | 22 | 2 2 | 21   | 20 | 19 | 18 | 1 | 7 1 | 16   | 15  | 14     | 13           | 3 1: | 2 1 | 1   | 10 | 9    | 8   | B 7    | T  | 6   | 5    | 4  | 3   | 2    | 1    | 0   |
| 0×00    | Резерв        |     |        |        |   |     |   |    |          |      |       |        |    |     |      |    |    |    |   | F   | Резе | ерв |        |              |      |     |     |    |      |     |        |    |     |      |    |     |      |      |     |
| 0 × 04  | BKP_DR1       |     |        |        |   |     |   |    |          | -    | )     |        |    |     |      |    |    |    |   |     |      |     |        |              |      |     |     |    |      | D   | [15:0] | ]  |     |      |    |     |      |      |     |
| 0 × 04  | Исх.значение  | 1   |        |        |   |     |   |    |          | 1    | Резе  | рв     |    |     |      |    |    |    |   |     |      | 0   | 0      | 0            | 0    |     | 0   | 0  | 0    | (   | 0 0    |    | 0   | 0    | 0  | 0   | 0    | 0    | 0   |
| 0×08    | BKP_DR2       |     |        |        |   |     |   |    |          |      | 2000  |        |    |     |      |    |    |    |   |     |      |     |        |              |      |     |     |    |      | D   | [15:0  | ]  |     |      |    |     |      |      |     |
| 0 × 00  | Исх.значение  |     |        |        |   |     |   |    |          |      | - 636 | зерв   |    |     |      |    |    | 0  | 0 |     | 0    |     | 0      | 0            | 0    | (   | 0 0 |    | 0    | 0   | 0      | 0  | 0   | 0    | 0  |     |      |      |     |
| 0×0C    | BKP_DR3       |     |        |        |   |     |   |    |          | F    | Резе  | ne     |    |     |      |    |    |    |   |     | ļ    |     |        |              |      |     |     | _  |      | D   | [15:0] | ]_ |     |      |    |     |      |      |     |
| 0 × 0 C | Исх.значение  |     |        |        |   |     |   |    |          |      |       | ;pb    |    |     |      |    |    |    |   |     |      | 0   | 0      | 0            | 0    |     | 0   | 0  | 0    |     | 0 0    |    | 0   | 0    | 0  | 0   | 0    | 0    | 0   |
| 0×10    | BKP_DR4       |     |        | Резерв |   |     |   |    |          |      |       |        | ļ  |     |      |    |    |    |   |     |      | _   | [15:0] | _            |      |     |     |    |      |     |        |    |     |      |    |     |      |      |     |
|         | Исх.значение  |     |        |        |   |     |   |    |          |      |       | ,65    |    |     |      |    |    |    |   |     |      | 0   | 0      | 0            | 0    | 1   | 0   | 0  | 0    |     | 0 0    |    | 0   | 0    | 0  | 0   | 0    | 0    | 0   |
| 0×14    | BKP_DR5       |     | Резерв |        |   |     |   |    |          |      |       |        | -  |     |      | _  |    |    |   | _   | _    | _   | V[15:0 | <del>-</del> |      |     |     | _  |      |     |        |    |     |      |    |     |      |      |     |
|         | Исх.значение  | L   |        |        |   |     |   |    |          |      |       | , p. b |    |     |      |    |    |    |   |     |      | 1   | 0      | 0            | 0    |     | 0   | 0  | 0    | (   | -   -  |    | 0   | 0    | 0  | 0   | 0    | 0    | 0   |
| 0×18    | BKP_DR6       |     | P      |        |   |     |   |    | Резерв - |      |       |        |    |     |      | _  |    | _  | _ | _   |      | _   | [15:0] | _            |      |     |     | _  |      |     |        |    |     |      |    |     |      |      |     |
|         | Исх.значение  |     |        |        |   |     |   |    |          |      |       | 15     |    |     |      |    |    |    |   |     | _    | 0   | 0      |              | 0    |     | 0   | 0  | 0    |     | 0 0    |    | 0   | 0    | 0  | 0   | 0    | 0    | 0   |
| 0 × 1C  | BKP_DR7       |     | Резерв |        |   |     |   |    |          | зерв |       |        |    |     |      | _  |    | _  | _ | _   |      | _   | [15:0] | _            |      |     |     | _  |      |     |        |    |     |      |    |     |      |      |     |
|         | Исх.значение  |     |        |        |   |     |   |    |          |      |       | 1-     |    |     |      |    |    |    |   |     | _    | 0   | 0      | 0            | 0    | (   | 0   | 0  | 0    |     | -   -  |    | 0   | 0    | 0  | 0   | 0    | 0    | 0   |
| 0 × 20  | BKP_DR8       |     |        |        |   |     |   |    |          | F    | Резе  | рв     |    |     |      |    |    |    |   |     | -    |     |        | 1            |      | _   |     |    |      | _   | [15:0] | _  | . 1 |      |    |     | 1.   |      |     |
|         | Исх.значение  |     |        |        |   |     |   |    |          |      |       | _      |    |     |      |    |    |    |   |     |      | 0   | 0      | 0            | 0    | 1   | )   | 0  | 0    | (   |        |    | 0   | 0    | 0  | 0   | 0    | 0    | 0   |
| 0×24    | BKP_DR9       | -   |        |        |   |     |   |    |          | F    | оезе  | рв     |    |     |      |    |    |    |   |     | -    | _   |        | Τ.           |      | _   |     |    | _    | _   | [15:0] | _  | . 1 |      |    |     | 1.   |      |     |
|         | Исх.значение  |     |        |        |   |     |   |    |          | _    |       | _      |    |     |      |    |    |    |   |     |      | 0   | 0      | 0            | 0    |     | )   | 0  | 0    | (   | -   -  |    | 0   | 0    | 0  | 0   | 0    | 0    | 0   |
| 0×28    | BKP_DR10      | 1   |        |        |   |     |   |    |          | F    | Резе  | рв     |    |     |      |    |    |    |   |     | -    | _   | _      | T .          |      |     |     | _  |      | _   | [15:0] | _  |     | _    |    | _   | 1.   |      |     |
|         | Исх.значение  |     |        |        |   |     |   |    |          |      |       |        |    |     |      |    |    |    |   |     |      | 0   | 0      | 0            | 0    | (   | )   | 0  | 0    | (   |        | (  | 0   | 0    | 0  | 0   | 0    | 0    | 0   |
| 0×2C    | BKP_RTCCR     |     |        |        |   |     |   |    |          |      |       |        |    | F   | Резе | рв |    |    |   |     |      |     |        |              |      |     |     |    | ASOS | 0 4 | ASC O  |    |     |      | С  | AL[ | 5:0] |      |     |
|         | Исх.значение  |     |        |        |   |     |   |    |          |      |       |        |    |     |      |    |    |    |   | 0   | (    | 0 0 |        | 0            | 0    | 0   | 0   | 0  | 0    | 0   |        |    |     |      |    |     |      |      |     |
| 0×30    | BKP_CR        |     |        |        |   |     |   |    |          |      |       |        |    |     |      |    |    |    | P | езе | рв   |     |        |              |      |     |     |    |      |     |        |    |     |      |    |     |      | TPAL | TPE |
|         | Исх.значение  |     |        |        |   |     |   |    |          |      |       |        |    |     |      |    |    |    |   |     |      |     |        |              |      |     |     |    |      |     |        |    |     |      |    |     |      | 0    | 0   |
| 0×34    | BKP_CSR       |     |        |        |   |     |   |    |          |      |       |        |    | F   | Резе | рв |    |    |   |     |      |     |        |              |      |     |     |    | Ħ    | +   |        |    | Pe  | езер | DВ |     |      |      |     |
| U X 34  | Исх.значение  |     |        |        |   |     |   |    |          |      |       |        |    |     |      |    |    | 0  | ( | 0   |      |     |        |              |      | 0   | 0   | 0  |      |     |        |    |     |      |    |     |      |      |     |

назван как «блок резервных данных» или ВКР (англ.).

Регистры, расположенные в данной области, не сбрасываются ни при перезагрузке системы, ни при восстановлении подачи питания, ни при пробуждении устройства из режима ожидания Standby.

После сброса микроконтроллера доступ к регистрам области резервных данных заблокирован, и блок ВКР защищен от возможной случайной записи. Чтобы разрешить доступ по записи к регистрам этой области, необходимо выполнить определенную процедуру. Такой аппаратный способ блокировки обеспечивает защиту записанных в блоке ВКР данных.

### СОСТАВ И ОСОБЕННОСТИ БЛОКА ВКР

В области резервных данных располагаются регистры, используемые для работы часов реального времени RTC, и 16-разрядные регистры резервных данных. В зависимости от модели микроконтроллера количество этих регистров может варьироваться от 10 до 42. Их удобно использовать, например, для хранения энергонезависимых данных, предназначенных для настройки системы. Фактически они являются аналогом памяти EEPROM с небольшим объемом. Конечно, в отличие от EEPROM энергетичекая независимость данных в этих регистрах обеспечивается резервной

батареей, но зато количество циклов записи для них не ограничено.

Поскольку блок ВКР может питаться от резервной батареи, когда основное питание отсутствует, и процессор микроконтроллера не работает, сброс регистров, относящихся к этой области, отличается от сброса остальных регистров контроллера. Сбросить регистры этого блока можно программно, выполнив определенные процедуры, или аппаратно, подав сигнал на вывод ТАМРЕК. Причем аппаратный сброс требуется предварительно программно разрешить.

### РЕГИСТРЫ БЛОКА ВКР

Блок ВКР включает в свой состав следующие регистры:

- BKP\_DRx группа информационных регистров;
- BKP\_RTCCR регистр управления блоком RTC;
- BKP\_CR регистр управления назначением многоцелевого вывода;
- BKP\_CSR регистр управления прерыванием от многоцелевого вывода.
  Регистры BKP DRx используются для

хранения произвольных данных, сохранение которых необходимо даже после

выключения питания контроллера. Они имеют разрядность 16 бит, а их количество в зависимости от модели контроллера может достигать 42. Таким образом, в этой области можно хранить до 84 байт данных.

Регистр BKP\_RTCCR служит для управления блоком RTC и также является энергонезависимым.

Последние два регистра позволяют настроить микроконтроллер для использования многоцелевого вывода PC13-TAMPER-RTC. Можно выполнить настройки таким образом, чтобы при появлении сигнала на этом выводе выполнялся сброс регистров области резервных данных. Также можно настроить прерывание от этого события.

Формат регистров блока ВКР с названиями входящих в них разрядов представлен в таблице 1.

Рассмотрим поочередно структуру и назначение этих регистров.

Структура регистров **BKP\_DRx** приведена в таблице 2.

Все разряды этих регистров являются информационными и служат для хранения произвольных данных. Они имеют доступ по записи и чтению.

Здесь и далее способ обращения к разрядам регистров имеет следующие условные обозначения:

| Таблица 2. На | Таблица 2. Назначение разрядов регистров BKP_DRx |        |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
|---------------|--------------------------------------------------|--------|----|----|----|----|----|----|----|----|----|----|----|----|----|----|
| Разряд        | 15                                               | 14     | 13 | 12 | 11 | 10 | 9  | 8  | 7  | 6  | 5  | 4  | 3  | 2  | 1  | 0  |
| Обозначение   |                                                  | D[150] |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| Обращение     | rw                                               | rw     | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw |



### АВТОРИЗОВАНИЙ ДИСТРИБ'ЮТОР



Авторизований дистриб'ютор STMicroelectronics, NXP та Vishay в Україні

м. Київ, вул. Бориспільська, 9Д тел. +38 (044) 567-44-48, (067) 219-27-86 +38 (044) 566-79-03 info@mastek.com.ua www.mastek.com.ua

MUKPOKOHTPOAAEPЫ CHIP NEWS YKPANHA

- rw допускается чтение и запись разряда;
- r допускается только чтение разряда;
- w допускается только запись разряда.

Регистр **BKP\_RTCCR** служит для управления блоком RTC. Назначение всех разрядов этого регистра приведено в таблице 3.

Разряд ASOS определяет, какой из сигналов поступает на многоцелевой вывод PC13-TAMPER-RTC. Если этот разряд имеет состояние «0» — поступает сигнальный выход RTC, а если «1» — секундный выход RTC. Этот разряд может быть сброшен только при сбросе всего блока ВКР.

Разряд ASOE разрешает работу выходного сигнала, определяемого разрядом ASOS. Этот разряд также может быть сброшен только при сбросе всего блока BKP.

Разряд ССО подключает сигнал калибровки к многоцелевому выводу PC13-TAMPER-RTC. Если этот разряд имеет состояние «0» — сигнал отключен, а если «1» — подключен сигнал калибровки, представляющий собой импульсы тактовой частоты генератора RTC, поделенные на 64. Этот разряд сбрасывается при отключении питания микроконтроллера.

Разряды CAL[6:0] задают величину калибровки часов реального времени RTC. Эта величина указывает количество тактовых импульсов для RTC, которые будут проигнорированы каждые  $2^{20}$  часов, т.е. каждые  $1\,048\,576$  часов. Это позволяет выполнить калибровку RTC, замедляющую часы с шагом  $1\,000\,000/2^{20}$  PPM, где PPM — это одна миллионная часть величины (от англ. Parts Per Million — частей на миллион). С помощью разрядов CAL часы RTC могут быть замедлены от 0 до 121 PPM.

Регистр **BKP\_CR** служит для управления назначением многоцелевого вывода. Назначение разрядов этого регистра приведено в таблице 4.

Разряд TRAL определяет альтернативное назначение многоцелевого вывода PC13-TAMPER-RTC. Если этот разряд имеет состояние «0», то все информационные регистры BKP сбрасываются от высокого уровня сигнала на выводе PC13-TAMPERRTC, а если состояние «1» — от низкого уровня сигнала на том же выводе. При этом должен быть предварительно установлен в единичное состояние разряд TPE.

Разряд ТРЕ определяет назначение многоцелевого вывода PC13-TAMPER-

| Таблица 3. На | Таблица 3. Назначение разрядов регистра BKP_RTCCR |                                                             |   |  |  |  |      |      |     |         |    |    |    |    |    |    |  |  |
|---------------|---------------------------------------------------|-------------------------------------------------------------|---|--|--|--|------|------|-----|---------|----|----|----|----|----|----|--|--|
| Разряд        | 15                                                | 15   14   13   12   11   10   9   8   7   6   5   4   3   2 |   |  |  |  |      |      |     |         |    |    |    | 2  | 1  | 0  |  |  |
| Обозначение   |                                                   |                                                             | D |  |  |  | ASOS | ASOE | CCO | CAL[60] |    |    |    |    |    |    |  |  |
| Обращение     |                                                   | Резерв                                                      |   |  |  |  |      | rw   | rw  | rw      | rw | rw | rw | rw | rw | rw |  |  |

| Таблица 4. На | Таблица 4. Назначение разрядов регистра BKP_CR |                       |    |    |    |    |   |   |   |   |   |   |   |   |   |     |
|---------------|------------------------------------------------|-----------------------|----|----|----|----|---|---|---|---|---|---|---|---|---|-----|
| Разряд        | 15                                             | 14                    | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0   |
| Обозначение   |                                                | Резерв TRAL TRE rw rw |    |    |    |    |   |   |   |   |   |   |   |   |   | TRE |
| Обращение     |                                                |                       |    |    |    |    |   |   |   |   |   |   |   |   |   |     |

| Таблица 5. На | Таблица 5. Назначение разрядов регистра BKP_CSR |    |    |    |    |    |     |     |   |   |   |   |   |      |     |     |
|---------------|-------------------------------------------------|----|----|----|----|----|-----|-----|---|---|---|---|---|------|-----|-----|
| Разряд        | 15                                              | 14 | 13 | 12 | 11 | 10 | 9   | 8   | 7 | 6 | 5 | 4 | 3 | 2    | 1   | 0   |
| Обозначение   |                                                 |    |    |    |    |    | TIF | TEF |   |   |   |   |   | TPIE | CTI | CTE |
| Обращение     |                                                 |    |    |    |    |    | r   | r   |   |   |   |   |   | rw   | W   | w   |

RTC. Если этот разряд имеет состояние «0», то вывод является свободно определяемым двунаправленным выводом, а если «1», то этот вывод выполняет альтернативную функцию.

Одновременная установка разрядов TPAL и TPE может привести к случайному назначению многоцелевого вывода. Поэтому рекомендуется изменять разряд TPAL только при условии, когда разряд TPE сброшен.

Регистр **BKP\_CSR** служит для обслуживания прерывания от многоцелевого вывода. Назначение всех разрядов этого регистра приведено в таблице 5.

Разряд ТІГ представляет собой флаг прерывания сигнала ТАМРЕR. Данный разряд устанавливается аппаратно, когда обнаружено событие сигнала ТАМРЕR и разряд ТРІЕ установлен. Сброс этого разряда производится записью 1 в разряд СТІ, при этом сбрасывается и само прерывание. Состояния разряда означают: 0 — нет прерывания от сигнала ТАМРЕR, 1 — произошло прерывание от сигнала ТАМРЕR. Этот разряд сбрасывается только при системном сбросе и при пробуждении из спящего режима.

Разряд ТЕГ представляет собой флаг события сигнала ТАМРЕК и устанавливается аппаратно, когда обнаружено событие сигнала ТАМРЕК. Сброс этого разряда производится записью 1 в разряд СТЕ. Состояния разряда прозначают: 0 — нет событий сигнала за

ТАМРЕR, 1 — произошло событие сигнала ТАМРЕR.

Разряд TPIE разрешает прерывания от сигнала TAMPER. Сброс разряда в состояние «0» запрещает прерывания от сигнала TAMPER, а установка в состояние «1» — разрешает. В этом случае должен быть установлен разряд TPE регистра BKP\_CR.

Разряд СТІ очищает прерывание сигнала ТАМРЕR, когда устанавливается в состояние «1». При этом он также сбрасывает флаг ТІF.

Разряд СТЕ при установке его в состояние «1» очищает события сигнала.

Более подробное описание назначения регистров ВКР можно найти в источнике [2].

### **ПРОГРАММИРОВАНИЕ**

ля инициализации блока ВКР и работы с ним необходимо выполнить следующие действия:

- разрешить тактирование и доступ к резервной области данных;
- разрешить доступ к области резервных данных для записи;
- произвести операции чтения или записи данных;
- запретить доступ к области резервных данных для записи.

Рассмотрим конкретный пример программы обращения к регистрам резервных данных ВКР (см. листинг 1).

#### Листинг 1

uint16\_t t; // Вспомогательная переменная t // Разрешить тактирование управления питанием и управления резервной областью

RCC->APB1ENR |= RCC\_APB1ENR\_PWREN | RCC\_APB1ENR\_BKPEN; t = BKP->DR4; // Читать регистр данных DR4

t++; // Увеличить прочтенное значение на 1

PWR->CR |= PWR\_CR\_DBP; // Разрешить запись в область BKP-BKP->DR4 = t; // Записать новое значение в регистр DR4

PWR->CR & = ~PWR\_CR\_DBP; // Запретить запись в область ВКР

### Листинг 2 //----// Функция инициализации блока ВКР //----void Init\_BKP(void) // Разрешить тактирование управления питанием и управления резервной RCC->APB1ENR |= RCC\_APB1ENR\_PWREN | RCC\_APB1ENR\_BKPEN; // Функция табличного получения физического адреса // данных блока ВКР по адресу смещения 1...42 uint32 t BKP GetAdr(uint8 t adr) static uint32\_t t[]= {BKP\_BASE+0x00, BKP\_BASE+0x04, BKP\_BASE+0x08, BKP\_BASE+0x0c, BKP\_BASE+0x10, BKP\_BASE+0x14, BKP\_BASE+0x18, BKP\_BASE+0x1c,\ BKP BASE+0x20, BKP BASE+0x24, BKP BASE+0x28, BKP BASE+0x40, BKP\_BASE+0x44, BKP\_BASE+0x48, BKP\_BASE+0x4c, BKP\_BASE+0x50, BKP\_BASE+0x54, BKP\_BASE+0x58, BKP\_BASE+0x5c, BKP\_BASE+0x60, BKP\_BASE+0x64, BKP\_BASE+0x68, BKP\_BASE+0x6c, BKP\_BASE+0x70, BKP\_BASE+0x74, BKP\_BASE+0x78, BKP\_BASE+0x7c, BKP\_BASE+0x80, BKP\_BASE+0x84, BKP\_BASE+0x88, BKP\_BASE+0x8c, BKP\_BASE+0x90,\ BKP\_BASE+0x92, BKP\_BASE+0x94, BKP\_BASE+0x98, BKP\_BASE+0x9c, BKP BASE+0xa0, BKP BASE+0xa4, BKP BASE+0xa8, BKP BASE+0xac,\ BKP\_BASE+0xb0, BKP\_BASE+0xb4, BKP\_BASE+0xb8, BKP\_BASE+0xbc}; if(adr<=42) return t[adr]; // Вернуть данные else return 0; // Функция чтения данных из блока ВКР по адресу 1...42uint16\_t BKP\_Rd(uint8\_t adr) return (\*(\_\_IO uint32\_t\*) BKP\_GetAdr(adr)); // Функция записи данных в блок ВКР по адресу void BKP\_Wr(uint8\_t adr, uint16\_t data) PWR->CR |= PWR\_CR\_DBP; // Разрешить запись в область BKP \*(\_\_IO uint16\_t\*)BKP\_GetAdr(adr) = (uint16\_t)data; PWR->CR &= ~PWR\_CR\_DBP; // Запретить запись в область BKP

Первая команда данной программы обеспечивает подачу тактовых импульсов для ВКР. Без этого область ВКР будет недоступна. Перед записью данных в область ВКР сначала разрешается доступ к области резервных данных для записи, а после записи ВКР вновь блокируется, что позволяет защитить эти данные.

Для удобства разработки программ в листинге 2 приведен набор функций, позволяющих выполнить все необходимые операции для работы с ВКР.

Представленные готовые функции позволяют избавиться от необходимо-

сти запоминания названия специальных регистров и упрощают работу с блоком ВКР.

Литература:

- 1. https://www.st.com.
- 2. www.st.com/web/en/resource/technical/document/reference\_manual/CD00246267.pdf.

## STM32CUBEMX— НОВЫЙ ГРАФИЧЕСКИЙ ГЕНЕРАТОР КОДА ДЛЯ STM32

Компания STMicroelectronics представила новое программное обеспечение для работы с микроконтроллерами семейства STM32. Семейство микроконтроллеров STM32 на данный момент включает в свой состав все варианты ядер: Cortex-M0, Cortex-M0+, Cortex-M3, Cortex-M4. При таком разнообразии микроконтроллеров встает вопрос об общих библиотеках, инструментарии для настройки частот тактирования, настройки периферии и генерации кода.

Основная идея программного обеспечения (ПО) STM32CubeMX как раз и заключается в общем инструменте для настройки и создании кода инициализации для микроконтроллеров STM32:

- назначение выводов с автоматическим разрешением конфликтов;
- построение дерева тактирования с динамической проверкой конфигурации;
- инициализация периферии с проверкой параметров на валидность;
- инициализация питания с оценкой результирующего потребления.

STM32CubeMX на данный момент поддерживает две серии микроконтроллеров — STM32F4 и STM32F2. До конца года компания STMicroelectronics планирует добавить поддержку всего семейства STM32. Обновление можно скачать с официального сайта STMicroelectronics или просто обновить программу.

STM32CubeMX является частью программной платформы STM32Cube™, которая разработана для облегчения труда разработчика и сокращения времени написания программ для микроконтроллеров семейства STM32. Платформа STM32Cube™ включает в себя десятки примеров базовых программ, поддерживает библиотеки USB, Ethernet, FreeRTOS, FatFS, функцию просчета потребления микроконтроллеров с батарейным питанием — STM32L0 и STM32L1. Пользователь может генерировать проекты для сред IAR Embedded Workbench, Keil uVision и Atollic TrueStudio. В будущем планируется поддержка GCC компилятора.

www.st.com

<sup>\*</sup> Статья перепечатана из журнала «Современная электроника», № 3, 2014 г., с разрешения редакции, тел. +7 (495) 232-00-87, www.soel.ru